-
Notifications
You must be signed in to change notification settings - Fork 12
/
trace.gtkw
153 lines (153 loc) · 3.83 KB
/
trace.gtkw
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
[*]
[*] GTKWave Analyzer v3.3.107 (w)1999-2020 BSI
[*] Wed Oct 21 17:13:34 2020
[*]
[dumpfile] "(null)"
[savefile] "/home/claire/Work/riscv-formal/cores/nerv/trace.gtkw"
[timestart] 0
[size] 1259 841
[pos] 2135 225
*-5.139064 105 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1 -1
[treeopen] rvfi_testbench.
[treeopen] rvfi_testbench.checker_inst.
[treeopen] rvfi_testbench.wrapper.
[sst_width] 240
[signals_width] 287
[sst_expanded] 1
[sst_vpaned_height] 235
@24
smt_step
@200
-
-Core
@28
rvfi_testbench.wrapper.uut.clock
rvfi_testbench.wrapper.uut.reset
rvfi_testbench.wrapper.uut.stall
rvfi_testbench.wrapper.uut.trap
@200
-
@23
rvfi_testbench.wrapper.uut.pc[31:0]
@22
rvfi_testbench.wrapper.uut.insn[31:0]
@c00200
-insn_decoded
@22
rvfi_testbench.wrapper.uut.insn_funct7[6:0]
rvfi_testbench.wrapper.uut.insn_rs2[4:0]
rvfi_testbench.wrapper.uut.insn_rs1[4:0]
@28
rvfi_testbench.wrapper.uut.insn_funct3[2:0]
@22
rvfi_testbench.wrapper.uut.insn_rd[4:0]
rvfi_testbench.wrapper.uut.insn_opcode[6:0]
@200
-
@22
rvfi_testbench.wrapper.uut.imm_b_sext[31:0]
rvfi_testbench.wrapper.uut.imm_i_sext[31:0]
rvfi_testbench.wrapper.uut.imm_j_sext[31:0]
rvfi_testbench.wrapper.uut.imm_s_sext[31:0]
@1401200
-insn_decoded
@200
-
-Checker
@24
rvfi_testbench.checker_inst.rvfi_order[63:0]
@28
rvfi_testbench.checker_inst.rvfi_valid
@29
rvfi_testbench.checker_inst.spec_valid
@28
rvfi_testbench.checker_inst.rvfi_trap
@22
rvfi_testbench.checker_inst.rvfi_insn[31:0]
rvfi_testbench.wrapper.uut.rvfi_pc_rdata[31:0]
@c00200
-spec
@28
rvfi_testbench.checker_inst.spec_valid
rvfi_testbench.checker_inst.spec_trap
@200
-
@22
rvfi_testbench.checker_inst.spec_rs1_addr[4:0]
rvfi_testbench.checker_inst.spec_rs2_addr[4:0]
rvfi_testbench.checker_inst.spec_rd_addr[4:0]
rvfi_testbench.checker_inst.spec_rd_wdata[31:0]
rvfi_testbench.checker_inst.spec_pc_wdata[31:0]
@200
-
@22
rvfi_testbench.checker_inst.spec_mem_addr[31:0]
rvfi_testbench.checker_inst.spec_mem_wdata[31:0]
rvfi_testbench.checker_inst.spec_mem_rmask[3:0]
rvfi_testbench.checker_inst.spec_mem_wmask[3:0]
@1401200
-spec
@c00200
-rvfi
@24
rvfi_testbench.checker_inst.rvfi_order[63:0]
@28
rvfi_testbench.checker_inst.rvfi_valid
rvfi_testbench.checker_inst.rvfi_trap
rvfi_testbench.checker_inst.rvfi_halt
rvfi_testbench.checker_inst.rvfi_intr
rvfi_testbench.checker_inst.rvfi_ixl[1:0]
rvfi_testbench.checker_inst.rvfi_mode[1:0]
@22
rvfi_testbench.checker_inst.rvfi_insn[31:0]
@200
-
@22
rvfi_testbench.checker_inst.rvfi_pc_rdata[31:0]
rvfi_testbench.checker_inst.rvfi_pc_wdata[31:0]
@200
-
@22
rvfi_testbench.checker_inst.rvfi_rs1_addr[4:0]
rvfi_testbench.checker_inst.rvfi_rs2_addr[4:0]
rvfi_testbench.checker_inst.rvfi_rd_addr[4:0]
@200
-
@22
rvfi_testbench.checker_inst.rvfi_rs1_rdata[31:0]
rvfi_testbench.checker_inst.rvfi_rs2_rdata[31:0]
rvfi_testbench.checker_inst.rvfi_rd_wdata[31:0]
@200
-
@22
rvfi_testbench.checker_inst.rvfi_mem_addr[31:0]
rvfi_testbench.checker_inst.rvfi_mem_rdata[31:0]
rvfi_testbench.checker_inst.rvfi_mem_rmask[3:0]
rvfi_testbench.checker_inst.rvfi_mem_wdata[31:0]
rvfi_testbench.checker_inst.rvfi_mem_wmask[3:0]
@1401200
-rvfi
@c00200
-csr
@28
rvfi_testbench.checker_inst.check
rvfi_testbench.checker_inst.csr_write_valid
rvfi_testbench.checker_inst.csr_read_valid
rvfi_testbench.checker_inst.csr_written
rvfi_testbench.checker_inst.csr_read_shadowed
rvfi_testbench.checker_inst.csr_mode_shadow
@22
rvfi_testbench.checker_inst.csr_mode[1:0]
rvfi_testbench.checker_inst.csr_insn_addr[11:0]
rvfi_testbench.checker_inst.csr_insn_rdata[31:0]
rvfi_testbench.checker_inst.csr_insn_rmask[31:0]
rvfi_testbench.checker_inst.csr_insn_wdata[31:0]
rvfi_testbench.checker_inst.csr_insn_wmask[31:0]
rvfi_testbench.checker_inst.rsval_shadow[31:0]
rvfi_testbench.checker_inst.wdata_shadow[31:0]
rvfi_testbench.checker_inst.rdata_shadow[31:0]
rvfi_testbench.checker_inst.csr_mode_shadow[1:0]
@1401200
-csr
[pattern_trace] 1
[pattern_trace] 0