-
Notifications
You must be signed in to change notification settings - Fork 0
/
rstest
131 lines (131 loc) · 1.63 KB
/
rstest
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
Using default machine configuration with 256 registers
MV fp sp
JR func_main
SW fp 0(sp)
MV fp sp
ADDI sp sp -4
ADDI sp sp -8
SW t1 0(sp)
ADDI sp sp -4
SW t2 0(sp)
ADDI sp sp -4
SW t3 0(sp)
ADDI sp sp -4
SW t4 0(sp)
ADDI sp sp -4
SW t5 0(sp)
ADDI sp sp -4
SW t6 0(sp)
ADDI sp sp -4
GETI t1
SW t1 -4(fp)
GETI t2
SW t2 -8(fp)
LW t3 -4(fp)
SW t3 0(sp)
ADDI sp sp -4
LW t4 -8(fp)
SW t4 0(sp)
ADDI sp sp -4
ADDI sp sp -4
SW ra 0(sp)
ADDI sp sp -4
JR func_mod
SW fp 0(sp)
MV fp sp
ADDI sp sp -4
ADDI sp sp -4
SW t1 0(sp)
ADDI sp sp -4
SW t2 0(sp)
ADDI sp sp -4
SW t3 0(sp)
ADDI sp sp -4
SW t4 0(sp)
ADDI sp sp -4
SW t5 0(sp)
ADDI sp sp -4
SW t6 0(sp)
ADDI sp sp -4
SW t7 0(sp)
ADDI sp sp -4
FSW f1 0(sp)
ADDI sp sp -4
FSW f2 0(sp)
ADDI sp sp -4
FSW f3 0(sp)
ADDI sp sp -4
FSW f4 0(sp)
ADDI sp sp -4
FSW f5 0(sp)
ADDI sp sp -4
LW t2 16(fp)
IMOVF.S f2 t2
LW t1 12(fp)
IMOVF.S f1 t1
FDIV.S f3 f2 f1
FSW f3 -4(fp)
FLW f4 -4(fp)
PUTF f4
1.7073170731707317
LW t6 16(fp)
FLW f5 -4(fp)
FMOVI.S t3 f5
LW t4 12(fp)
MUL t5 t3 t4
SUB t7 t6 t5
SW t7 8(fp)
J func_ret_mod
ADDI sp sp 4
FLW f5 0(sp)
ADDI sp sp 4
FLW f4 0(sp)
ADDI sp sp 4
FLW f3 0(sp)
ADDI sp sp 4
FLW f2 0(sp)
ADDI sp sp 4
FLW f1 0(sp)
ADDI sp sp 4
LW t7 0(sp)
ADDI sp sp 4
LW t6 0(sp)
ADDI sp sp 4
LW t5 0(sp)
ADDI sp sp 4
LW t4 0(sp)
ADDI sp sp 4
LW t3 0(sp)
ADDI sp sp 4
LW t2 0(sp)
ADDI sp sp 4
LW t1 0(sp)
MV sp fp
LW fp 0(fp)
RET
ADDI sp sp 4
LW ra 0(sp)
ADDI sp sp 4
LW t5 0(sp)
ADDI sp sp 8
PUTI t5
29
LI t6 0
SW t6 8(fp)
J func_ret_main
ADDI sp sp 4
LW t6 0(sp)
ADDI sp sp 4
LW t5 0(sp)
ADDI sp sp 4
LW t4 0(sp)
ADDI sp sp 4
LW t3 0(sp)
ADDI sp sp 4
LW t2 0(sp)
ADDI sp sp 4
LW t1 0(sp)
MV sp fp
LW fp 0(fp)
RET
HALT