"A educação é a mais poderosa arma pela qual se pode mudar o mundo" - Nelson Mandela
Course: Electronic Engineering - Federal University of Santa Catarina (UFSC), Florianopolis, SC, Brazil
Syllabus: Numeration systems and numerical codes. Boolean Algebra. Functions and Logic Gates. CMOS Logic Gates. Logical Circuits synthesis and optimization. Combinational circuits. Sequential circuits. Finite State Machines. Clock and temporization. Control block and datapath. Introduction to Hardware Description Languages (HDL). Programmable Logic Devices (PLD).
Platform: Developed on Intel Altera Quartus II (v.15). Device: Cyclone V, version 5CSEMAF31C6
Curso: Engenharia Eletrônica - Universidade Federal de Santa Catarina (UFSC), Florianópolis, SC, Brasil
Ementa: Sistemas de numeração e códigos numéricos. Álgebra Booleana. Funções e portas lógicas. Portas lógicas CMOS. Síntese e otimização de circuitos lógicos. Circuitos combinacionais. Circuitos sequenciais. Máquinas de estados finitos. Relógio e temporização. Modelo bloco operativo/bloco de controle. Introdução às linguagens de descrição de hardware (HDL). Dispositivos lógicos programáveis (PLD).
Plataforma: Desenvolvido com o software Intel Altera Quartus II (v.15). Dispositivo: Cyclone V, versão 5CSEMAF31C6
Se você tem interesse em contribuir, faça o clone do repositório da seguinte forma:
$ git clone git@github.com:GSimas/EEL5105.git
Fique livre para adicionar issues relevantes, acrescentar resoluções de exercícios, desenvolvimento de projetos, aperfeiçoamento de conteúdo, entre outros materiais adicionais. Caso utilize material de terceiros, referencie da devida forma, dando os créditos para os autores. Leia o arquivo CONTRIBUTING.md para maiores especificações.
References:
- Professor Eduardo Batista Website
- Professor Djones Vinicius Lettnin Website
- BEZERRA, E. A.; LETTNIN, D. V. Synthesizable VHDL Design for FPGAs. Springer, 2014.
- VAHID, F. Digital Design. Wiley & Sons, 2005.